КРАТКОСРОЧНАЯ НАВЫКОВАЯ ОБРАЗОВАТЕЛЬНАЯ ПРОГРАММА
Проектирование процессора с архитектурой RISC-V
Курс реализуется Диджитал Центром НИЯУ МИФИ
при поддержке Госкорпорации «Росатом»
Набор завершен
КРАТКОСРОЧНАЯ НАВЫКОВАЯ ОБРАЗОВАТЕЛЬНАЯ ПРОГРАММА
Проектирование процессора с архитектурой RISC-V
Набор завершен
О программе
и производятся во всем мире, в том числе и в России. В рамках курса вы сможете самостоятельно пройти по маршруту проектирования и верификации такого микропроцессора. Вы также сможете освоить работу с современными САПР, изучить устройство и подходы к разработке устройств на ПЛИС, освоить современный язык описания аппаратуры SystemVerilog и много других интересных вещей. Вам будет проще освоить курс, если вы обладаете знаниями в области цифровой схемотехники и основ микроэлектроники, а также на начальном уровне владеете любым си-подобным языком.
RISC-V – современная открытая микропроцессорная архитектура. Системы на ее основе разрабатываются
Вы научитесь
описывать цифровые схемы
на языке SystemVerilog
выполнять проектирование
цифровых систем
моделировать и отлаживать разработанные устройства
Особенности программы
Обучение бесплатно для студентов московской площадки НИЯУ МИФИ
Очные занятия
Все слушатели, прошедшие обучение, получат сертификат о прохождении курса
Автор курса
Скитев Андрей Андреевич
доцент, заведующий лабораторией цифровой схемотехники
кафедры "Компьютерные системы и технологии"
RISC-V – современная открытая микропроцессорная архитектура. Системы на ее основе разрабатываются и производятся во всем мире, в том числе и в России. В рамках курса вы сможете самостоятельно пройти по маршруту проектирования и верификации такого микропроцессора. Вы также сможете освоить работу с современными САПР, изучить устройство и подходы к разработке устройств на ПЛИС, освоить современный язык описания аппаратуры SystemVerilog и много других интересных вещей. Вам будет проще освоить курс, если вы обладаете знаниями в области цифровой схемотехники и основ микроэлектроники, а также на начальном уровне владеете любым си-подобным языком.
понимать, как работает процессор
на аппаратном уровне
разрабатывать и загружать
проекты на ПЛИС
Отбор на программу производится по результатам входного тестирования
Количество мест ограничено
Расписание занятий
Занятия будут проходить по средам с 18:45 до 22:00 в лаборатории А-218.
RISC архитектура: особенности,
достоинства и недостатки
Описание
4 октября
Процессоры с архитектурой RISC-V: устройств, система команд, основные возможности. Знакомство с САПР Xilinx Vivado: Создание проекта и работа с ним.
Язык описания аппаратуры SystemVerilog
Описание
11 октября
Основные конструкции и операторы. Описание на языке комбинационной логики. Реализация на языке SystemVerilog АЛУ процессора.
Описание последовательностной логики
Описание
18 октября
Триггеры, регистры, счетчики. Реализация памяти процессора на языке.
Разработка арифметических и команд пересылки процессора с архитектурой RISC-V
Описание
25 октября
Многотактовый процессор. Конечные автоматы и устройство управления. Реализация команд перехода процессора.
Устройство ПЛИС
Описание
1 ноября
Подготовка проекта к загрузке. Разработка тестовой программы. Временное моделирование. Определение временных задержек и максимальных частот работы системы.
Загрузка процессора на ПЛИС
Описание
8 ноября
Работа со встроенным логическим анализатором. Отладка систем на ПЛИС.
Процессоры с конвейерной обработкой
Описание
15 ноября
Особенности работы. Конфликты в конвейере. Доработка процессора для конвейерной обработки команд.
Регистрация на программу завершена
Регистрация
Генеральный партнер образовательной программы – Госкорпорация «Росатом»
Краткосрочная навыковая образовательная программа «Проектирование процессора с архитектурой RISC-V» проводится на базе Диджитал Центра НИЯУ МИФИ
Связаться с нами
digital@mephi.ru
Диджитал Центр НИЯУ МИФИ © 2023